专利名称 | CMOS制作方法 | 申请号 | CN201510629245.5 | 专利类型 | 发明专利 | 公开(公告)号 | CN106558552A | 公开(授权)日 | 2017.04.05 | 申请(专利权)人 | 中国科学院微电子研究所 | 发明(设计)人 | 殷华湘;秦长亮;王桂磊;邓震;朱慧珑 | 主分类号 | H01L21/8238(2006.01)I | IPC主分类号 | H01L21/8238(2006.01)I | 专利有效期 | CMOS制作方法 至CMOS制作方法 | 法律状态 | 实质审查的生效 | 说明书摘要 | 一种CMOS制造方法,包括:刻蚀衬底形成沿第一方向延伸的第一鳍片和第二鳍片;在第一鳍片和第二鳍片上形成沿第二方向延伸的伪栅极堆叠;在第一和第二鳍片中伪栅极堆叠沿第一方向两侧形成源漏区;去除伪栅极堆叠,在第一区域和第二区域中留下分别暴露第一鳍片和第二鳍片的第一栅极开口和第二栅极开口;去除第一区域中第一鳍片的一部分,留下第一开口;在第一开口中外延生长第一沟道层;去除第二区域中第二鳍片的一部分,留下第二开口;在第二开口中外延生长第二沟道层;在第一和第二沟道层上形成沿第二方向延伸的栅极堆叠。依照本发明CMOS制作方法,分步选择性外延不同材料高迁移率沟道层,低成本高效率提高器件载流子迁移率和驱动能力。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障