专利名称 | 能灵活配置时钟频率的数字低电平控制处理器 | 申请号 | CN201610594207.5 | 专利类型 | 发明专利 | 公开(公告)号 | CN106155973A | 公开(授权)日 | 2016.11.23 | 申请(专利权)人 | 中国科学院上海应用物理研究所 | 发明(设计)人 | 赵玉彬;郑湘;张志刚;徐凯;赵申杰;刘建飞;赵振堂 | 主分类号 | G06F13/42(2006.01)I | IPC主分类号 | G06F13/42(2006.01)I;H03L7/099(2006.01)I | 专利有效期 | 能灵活配置时钟频率的数字低电平控制处理器 至能灵活配置时钟频率的数字低电平控制处理器 | 法律状态 | 实质审查的生效 | 说明书摘要 | 本发明提供一种能灵活配置时钟频率的数字低电平控制处理器,包括:多路高速模拟数字转换通道、多路高速数字模拟转换通道、多路数字输出端口、数字信号处理芯片和时钟分配系统。时钟分配系统用于向数字信号处理芯片提供时钟信号,时钟分配系统包括:时钟分配芯片,用于根据输入参考信号和时钟分配芯片寄存器的配置参数向数字信号处理芯片发送时钟信号;和CPLD芯片,用于设置配置参数并存储配置参数。本发明的一种能灵活配置时钟频率的数字低电平控制处理器集成寄存器参数自动回复功能和多路扇出功能的时钟分配单元、集成多路高速模拟数字转换通道、两路高速数字模拟转换通道和多路数字输出端口,具有尺寸小、稳定可靠、经济和维护便利的优点。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障