专利名称 | 一种采用FPGA实现多路串行ADC同步的装置 | 申请号 | CN201320124082.1 | 专利类型 | 实用新型 | 公开(公告)号 | CN203340053U | 公开(授权)日 | 2013.12.11 | 申请(专利权)人 | 中国科学院声学研究所 | 发明(设计)人 | 马晓川;鄢社锋;林津丞;杨力;彭承彦;王敏 | 主分类号 | H03M1/54(2006.01)I | IPC主分类号 | H03M1/54(2006.01)I | 专利有效期 | 一种采用FPGA实现多路串行ADC同步的装置 至一种采用FPGA实现多路串行ADC同步的装置 | 法律状态 | 说明书摘要 | 本实用新型公开了一种采用FPGA实现多路串行ADC同步的装置,所述装置包括ADC模拟电路模块、ADC数据采集模块以及数据缓存模块,其中:所述ADC模拟电路模块,用于将外部输入的模拟信号转换成数字信号,并将转换后的数字信号传输给ADC数据采集模块,由多个单路ADC模拟电路模块组成;所述ADC数据采集模块,用于同步控制ADC模拟电路模块,并采集ADC模拟电路模块转换后的数字信号,将串行数字信号转换成并行,同时将并行的ADC数据传给数据缓存模块;所述数据缓存模块,用于接收并缓存ADC数据采集模块传出的并行ADC数据,以备系统的下一级设备使用和处理。本实用新型基于FPGA实现声纳系统中的信号采集技术,技术含量高、保密性强。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障