| 专利名称 | 基于数字移相提高延时精度的方法 | 申请号 | CN201310281818.0 | 专利类型 | 发明专利 | 公开(公告)号 | CN103368543A | 公开(授权)日 | 2013.10.23 | 申请(专利权)人 | 中国科学院半导体研究所 | 发明(设计)人 | 崔伟;王新伟;范松涛;周燕 | 主分类号 | H03K17/28(2006.01)I | IPC主分类号 | H03K17/28(2006.01)I | 专利有效期 | 基于数字移相提高延时精度的方法 至基于数字移相提高延时精度的方法 | 法律状态 | 实质审查的生效 | 说明书摘要 | 本发明公开了一种基于数字移相提高延时精度的方法,该方法使用现场可编程门阵列(FPGA)产生两路逻辑门电路(Transistor-Transistor?Logic,TTL)信号分别作为距离选通成像中脉冲激光器的触发信号和选通门的触发信号,其中选通门的触发信号相对于脉冲激光器的触发信号有一定的延时,利用数字移相后的时钟信号可使其延时精度小于FPGA全局时钟周期,其延时数值可实时配置。本发明利用FPGA的数字移相技术提高了延时精度可提高选通三维成像中对目标物的测距精度,同时提高了系统的集成度和便携性。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障