专利名称 | 一种高速低功耗多码率的Viterbi译码器 | 申请号 | CN200910237835.8 | 专利类型 | 发明专利 | 公开(公告)号 | CN102064839A | 公开(授权)日 | 2011.05.18 | 申请(专利权)人 | 中国科学院微电子研究所 | 发明(设计)人 | 朱勇旭;吴斌;张振东;周玉梅 | 主分类号 | H03M13/41(2006.01)I | IPC主分类号 | H03M13/41(2006.01)I | 专利有效期 | 一种高速低功耗多码率的Viterbi译码器 至一种高速低功耗多码率的Viterbi译码器 | 法律状态 | 授权 | 说明书摘要 | 本发明公开了一种高速低功耗多码率的Viterbi译码器,包括分支度量单元、加比选单元、路径度量存储单元、幸存路径存储单元、输出单元和控制单元,加比选单元接收分支度量单元的分支度量值并将处理后得到的幸存路径送到幸存路径存储单元进行译码处理得到译码比特,同时将加比选得到的路径度量值存入路径度量存储单元以备下次的加比选处理。本发明适用于(2,1,7)卷积码的Viterbi译码器,具有高吞吐率,低功耗特点,可支持1/2,2/3,3/4,5/6码率。译码器采用全并行的加比选(ACS)单元,最高位清零防溢出处理,采用了一种可降低功耗的寄存器交换法,可有效减少寄存器翻转动态功耗,能根据信噪比的大小自动调整功率。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障