专利名称 | 片上众核处理器时钟精确并行仿真系统 | 申请号 | CN201110448825.6 | 专利类型 | 发明专利 | 公开(公告)号 | CN102591759A | 公开(授权)日 | 2012.07.18 | 申请(专利权)人 | 中国科学技术大学苏州研究院 | 发明(设计)人 | 吴俊敏;朱小东;唐轶轩;赵小雨 | 主分类号 | G06F11/26(2006.01)I | IPC主分类号 | G06F11/26(2006.01)I | 专利有效期 | 片上众核处理器时钟精确并行仿真系统 至片上众核处理器时钟精确并行仿真系统 | 法律状态 | 实质审查的生效 | 说明书摘要 | 本发明公开了一种片上众核处理器时钟精确并行仿真系统,包括处理器子系统、存储子系统和仿真对象子系统,其特征在于所述系统中处理器子系统与仿真对象子系统间设置模块中间层,所述模块中间层实现逻辑处理器到仿真对象机器的映射;所述模块中间层包括与处理器核及其私有的一级高速缓存一一对应的核模块和映射互连网络、共享高速缓存、内存及其他仿真对象结构的存储模块;所述核模块与存储模块之间进行点对点同步,所述存储模块相互之间进行组同步。该系统具有更丰富的并行度,具有更高的加速比,而且性能的提升是在保持了众核处理器各个组件细致建模的条件下取得的。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障