专利名称 | 一种多核或众核处理器功能验证设备及方法 | 申请号 | CN200810116243.6 | 专利类型 | 发明专利 | 公开(公告)号 | CN101320344 | 公开(授权)日 | 2008.12.10 | 申请(专利权)人 | 中国科学院计算技术研究所 | 发明(设计)人 | 马啸宇;范东睿;包尔固德;张轮凯 | 主分类号 | G06F11/26(2006.01)I | IPC主分类号 | G06F11/26(2006.01)I | 专利有效期 | 一种多核或众核处理器功能验证设备及方法 至一种多核或众核处理器功能验证设备及方法 | 法律状态 | 实质审查的生效 | 说明书摘要 | 本发明提供一种多核或众核处理器功能验证设备,包括重复逻辑电 路、片上存储以及其它逻辑电路;重复逻辑电路包括用于模拟多核或众核 处理器中的各个结点的复用结点、用于对复用结点的功能验证过程进行控 制的控制模块和用于存储与所述复用结点的功能验证过程相关数据的存 储模块;其中,片上存储和存储模块在所述FPGA的片上存储资源上实现; 其它逻辑电路、控制模块和复用结点在FPGA的可编程逻辑资源上实现。 本发明突破了FPGA芯片可编程逻辑容量大小对多核或众核处理器功能验 证的限制,以增加运行时间为代价,减小硬件资源的开销,提供了一种通 用的对多核或众核处理器功能验证的方法,具有良好的灵活性和扩展性。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障