专利名称 | 用于最大时间差流水线系统的非互补型的CMOS电路结构 | 申请号 | CN01135045.8 | 专利类型 | 发明专利 | 公开(公告)号 | CN1420631 | 公开(授权)日 | 2003.05.28 | 申请(专利权)人 | 中国科学院计算技术研究所 | 发明(设计)人 | 陈岚;唐志敏 | 主分类号 | H03K19/0948 | IPC主分类号 | H03K19/0948;H01L27/092 | 专利有效期 | 用于最大时间差流水线系统的非互补型的CMOS电路结构 至用于最大时间差流水线系统的非互补型的CMOS电路结构 | 法律状态 | 授权 | 说明书摘要 | 一种非互补型的CMOS电路结构,并联结构的晶 体管(1)与至少相互并联的晶体管(2)和(3)串联,至少晶体管(4)、 (5)和至少晶体管(6)、(7)分别串联后并联,并与并联的晶体管(2) 和(3)串联。本发明减小最大时间差流水线系统数据路径延迟 差,大大提高了系统的工作速度和可靠性。 |
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障